SN65DSI84TPAPRQ1 TI
มีอยู่
SN65DSI84TPAPRQ1 TI
1 คุณสมบัติ 1• ผ่านการรับรองสําหรับการใช้งานยานยนต์ • AEC-Q100 ผ่านการรับรองด้วยผลลัพธ์ดังต่อไปนี้: – อุณหภูมิอุปกรณ์เกรด 2: –40°C ถึง 105°C อุณหภูมิแวดล้อมในการทํางาน – อุปกรณ์ HBM ESD Classification Level 3A – Device CDM ESD Classification Level C6 • ใช้ MIPI D-PHY เวอร์ชัน 1.00.00 Physical Layer Front-End และ Display Serial Interface (DSI) เวอร์ชัน 1.02.00 • ตัวรับสัญญาณ DSI ช่องสัญญาณเดียวสามารถกําหนดค่าได้สําหรับหนึ่งตัว สอง สาม หรือสี่เลนข้อมูล D-PHY ต่อช่องสัญญาณ ทํางานสูงสุด 1 Gbps ต่อเลน • รองรับแพ็กเก็ตวิดีโอ DSI 18 bpp และ 24 bpp พร้อมรูปแบบ RGB666 และ RGB888 • เหมาะสําหรับความละเอียด WUXGA 1920 × 1200 60 fps ที่สี 18 bpp และ 24 bpp และความละเอียด 60 fps 1366 × 768 ที่ 18 bpp และ 24 bpp • เอาต์พุตที่กําหนดค่าได้สําหรับ LVDS แบบ Single-Link หรือ Dual-Link • รองรับโหมดการทํางาน DSI แบบ Single-Link ถึง Dual-Link • ช่วงสัญญาณนาฬิกาเอาต์พุต LVDS จาก 25 MHz ถึง 154 MHz ในโหมด Dual-Link หรือ Single-Link • นาฬิกาพิกเซล LVDS อาจมาจากนาฬิกา D-PHY แบบต่อเนื่อง FreeRunning หรือนาฬิกาอ้างอิงภายนอก (REFCLK) • แหล่งจ่ายไฟ VCC หลัก 1.8 V • คุณสมบัติพลังงานต่ํา ได้แก่ โหมด SHUTDOWN, ลดการแกว่งแรงดันไฟฟ้าเอาต์พุต LVDS, โหมดทั่วไป และรองรับ MIPI Ultra-Low Power State (ULPS) • LVDS Channel SWAP, คุณสมบัติย้อนกลับการสั่งซื้อ LVDS PIN เพื่อความสะดวกในการกําหนดเส้นทาง PCB • บรรจุในแพ็คเกจ IC PowerPAD™ ขนาด 64 พิน 10 มม. × 10 มม. HTQFP (PAP)
1 คุณสมบัติ 1• ผ่านการรับรองสําหรับการใช้งานยานยนต์ • AEC-Q100 ผ่านการรับรองด้วยผลลัพธ์ดังต่อไปนี้: – อุณหภูมิอุปกรณ์เกรด 2: –40°C ถึง 105°C อุณหภูมิแวดล้อมในการทํางาน – อุปกรณ์ HBM ESD Classification Level 3A – Device CDM ESD Classification Level C6 • ใช้ MIPI D-PHY เวอร์ชัน 1.00.00 Physical Layer Front-End และ Display Serial Interface (DSI) เวอร์ชัน 1.02.00 • ตัวรับสัญญาณ DSI ช่องสัญญาณเดียวสามารถกําหนดค่าได้สําหรับหนึ่งตัว สอง สาม หรือสี่เลนข้อมูล D-PHY ต่อช่องสัญญาณ ทํางานสูงสุด 1 Gbps ต่อเลน • รองรับแพ็กเก็ตวิดีโอ DSI 18 bpp และ 24 bpp พร้อมรูปแบบ RGB666 และ RGB888 • เหมาะสําหรับความละเอียด WUXGA 1920 × 1200 60 fps ที่สี 18 bpp และ 24 bpp และความละเอียด 60 fps 1366 × 768 ที่ 18 bpp และ 24 bpp • เอาต์พุตที่กําหนดค่าได้สําหรับ LVDS แบบ Single-Link หรือ Dual-Link • รองรับโหมดการทํางาน DSI แบบ Single-Link ถึง Dual-Link • ช่วงสัญญาณนาฬิกาเอาต์พุต LVDS จาก 25 MHz ถึง 154 MHz ในโหมด Dual-Link หรือ Single-Link • นาฬิกาพิกเซล LVDS อาจมาจากนาฬิกา D-PHY แบบต่อเนื่อง FreeRunning หรือนาฬิกาอ้างอิงภายนอก (REFCLK) • แหล่งจ่ายไฟ VCC หลัก 1.8 V • คุณสมบัติพลังงานต่ํา ได้แก่ โหมด SHUTDOWN, ลดการแกว่งแรงดันไฟฟ้าเอาต์พุต LVDS, โหมดทั่วไป และรองรับ MIPI Ultra-Low Power State (ULPS) • LVDS Channel SWAP, คุณสมบัติย้อนกลับการสั่งซื้อ LVDS PIN เพื่อความสะดวกในการกําหนดเส้นทาง PCB • บรรจุในแพ็คเกจ IC PowerPAD™ ขนาด 64 พิน 10 มม. × 10 มม. HTQFP (PAP)
โปรดตรวจสอบให้แน่ใจว่าข้อมูลติดต่อของคุณถูกต้อง ของคุณ ข้อความจะ ส่งตรงไปยังผู้รับและจะไม่ แสดงต่อสาธารณะ เราจะไม่แจกจ่ายหรือขายของคุณ ส่วนตัว ข้อมูลให้กับบุคคลที่สามโดยไม่มี การอนุญาตโดยชัดแจ้งของคุณ