FS32K118LAT0MLHT NXP

FS32K118LAT0MLHT NXP
FS32K118LAT0MLHT NXP
FS32K118LAT0MLHT NXP
FS32K118LAT0MLHT NXP

FS32K118LAT0MLHT NXP

มีอยู่
FS32K118LAT0MLHT NXP

•ลักษณะการทํางาน
– ช่วงแรงดันไฟฟ้า: 2.7 V ถึง 5.5 V
– ช่วงอุณหภูมิแวดล้อมใช้งาน: -40 °C ถึง 105 °C สําหรับโหมด HSRUN, -40 °C ถึง 150 °C สําหรับโหมด RUN
• Arm™ Cortex-M4F/M0+ core, CPU 32 บิต
– รองรับความถี่สูงสุด 112 MHz (โหมด HSRUN) ด้วย 1.25 Dhrystone MIPS ต่อ MHz
- Arm Core ตามสถาปัตยกรรม Armv7 และ Thumb-2® ISA
– หน่วยประมวลผลสัญญาณดิจิตอลในตัว (DSP)
- ตัวควบคุมการขัดจังหวะแบบเวกเตอร์ซ้อนที่กําหนดค่าได้ (NVIC)
– หน่วยจุดลอยตัวความแม่นยําเดี่ยว (FPU)
•อินเตอร์เฟซนาฬิกา
– ออสซิลเลเตอร์ภายนอกที่รวดเร็ว 4 - 40 MHz (SOSC) พร้อมนาฬิกาอินพุตสี่เหลี่ยมภายนอก DC สูงสุด 50 MHz ในโหมดนาฬิกาภายนอก
– 48 MHz Fast Internal RC oscillator (FIRC)
– ออสซิลเลเตอร์ RC ภายในช้า 8 MHz (SIRC)
– ออสซิลเลเตอร์พลังงานต่ํา 128 kHz (LPO)
– สูงสุด 112 MHz (HSRUN) ระบบ Phased Lock Loop (SPLL)
– สูงสุด 20 MHz TCLK และ 25 MHz SWD_CLK
– 32 kHz Real Time Counter นาฬิกาภายนอก (RTC_CLKIN)
•การจัดการพลังงาน
– คอร์/แกน Arm Cortex-M4F/M0+ ที่ใช้พลังงานต่ําพร้อมประสิทธิภาพการใช้พลังงานที่ยอดเยี่ยม
- ตัวควบคุมการจัดการพลังงาน (PMC) พร้อมโหมดพลังงานหลายโหมด: HSRUN, RUN, STOP, VLPR และ VLPS หมายเหตุ: CSEc (Security) หรือ EEPROM เขียน / ลบจะทริกเกอร์ค่าสถานะข้อผิดพลาดในโหมด HSRUN (112 MHz) เนื่องจากกรณีการใช้งานนี้ไม่ได้รับอนุญาตให้ดําเนินการพร้อมกัน อุปกรณ์จะต้องเปลี่ยนเป็นโหมด RUN (80 MHz) เพื่อดําเนินการเขียน/ลบ CSEc (Security) หรือ EEPROM
- รองรับนาฬิกาและการทํางานที่ใช้พลังงานต่ําบนอุปกรณ์ต่อพ่วงเฉพาะ
•อินเตอร์เฟซหน่วยความจําและหน่วยความจํา
– หน่วยความจําแฟลชโปรแกรมสูงสุด 2 MB พร้อม ECC
– 64 KB FlexNVM สําหรับหน่วยความจําแฟลชข้อมูลพร้อมการจําลอง ECC และ EEPROM หมายเหตุ: CSEc (Security) หรือ EEPROM เขียน/ลบจะทริกเกอร์ค่าสถานะข้อผิดพลาดในโหมด HSRUN (112 MHz) เนื่องจากกรณีการใช้งานนี้ไม่ได้รับอนุญาตให้ดําเนินการพร้อมกัน อุปกรณ์จะต้องเปลี่ยนเป็นโหมด RUN (80 MHz) เพื่อดําเนินการเขียน/ลบ CSEc (Security) หรือ EEPROM
– SRAM สูงสุด 256 KB พร้อม ECC
- FlexRAM สูงสุด 4 KB สําหรับใช้เป็นการจําลอง SRAM หรือ EEPROM
- แคชรหัสสูงสุด 4 KB เพื่อลดผลกระทบด้านประสิทธิภาพของเวลาแฝงในการเข้าถึงหน่วยความจํา
– QuadSPI พร้อมรองรับ HyperBus™
•อนาล็อกสัญญาณผสม
– ตัวแปลงอนาล็อกเป็นดิจิตอล 12 บิต (ADC) สูงสุดสองตัวพร้อมอินพุตอนาล็อกสูงสุด 32 ช่องต่อโมดูล
- เครื่องเปรียบเทียบอนาล็อก (CMP) หนึ่งตัวพร้อมตัวแปลงดิจิตอลเป็นอนาล็อก 8 บิตภายใน (DAC)
•ฟังก์ชั่นการดีบัก
– รวมพอร์ตดีบัก JTAG แบบสายอนุกรม (SWJ-DP)
– จุดตรวจแก้จุดตรวจวัดและติดตาม (DWT)
- การติดตามเครื่องมือวัด Macrocell (ITM)
– หน่วยเชื่อมต่อพอร์ตทดสอบ (TPIU)
– Flash Patch และ Breakpoint (FPB) Unit
•อินเตอร์เฟซมนุษย์เครื่อง (HMI)
- พิน GPIO สูงสุด 156 พินพร้อมฟังก์ชันขัดจังหวะ
– Non-Maskable Interrupt (NMI)
•อินเตอร์เฟซการสื่อสาร
– โมดูลตัวรับ/เครื่องส่งสัญญาณแบบอะซิงโครนัสสากลพลังงานต่ําสูงสุด 3 โมดูล (LPUART/LIN) ที่รองรับ DMA และความพร้อมใช้งานพลังงานต่ํา
- โมดูล Low Power Serial Peripheral Interface (LPSPI) สูงสุดสามโมดูลพร้อมรองรับ DMA และความพร้อมใช้งานพลังงานต่ํา
– โมดูล Low Power Inter-Integrated Circuit (LPI2C) สูงสุดสองโมดูลพร้อมรองรับ DMA และความพร้อมใช้งานพลังงานต่ํา
– โมดูล FlexCAN สูงสุดสามโมดูล (พร้อมรองรับ CAN-FD เสริม)
- โมดูล FlexIO สําหรับการจําลองโปรโตคอลการสื่อสารและอุปกรณ์ต่อพ่วง (UART, I2C, SPI, I2S, LIN, PWM ฯลฯ )
– อีเทอร์เน็ต 10/100Mbps สูงสุดหนึ่งตัวพร้อมรองรับ IEEE1588 และโมดูล Synchronous Audio Interface (SAI) สองโมดูล
• ความปลอดภัยและการรักษาความปลอดภัย
– Cryptographic Services Engine (CSEc) ใช้ชุดฟังก์ชันการเข้ารหัสที่ครอบคลุมตามที่อธิบายไว้ในข้อกําหนดการทํางาน SHE (Secure Hardware Extension) หมายเหตุ: CSEc (Security) หรือ EEPROM เขียน/ลบจะทริกเกอร์ค่าสถานะข้อผิดพลาดในโหมด HSRUN (112 MHz) เนื่องจากกรณีการใช้งานนี้ไม่ได้รับอนุญาตให้ดําเนินการพร้อมกัน อุปกรณ์จะต้องเปลี่ยนเป็นโหมด RUN (80 MHz) เพื่อดําเนินการเขียน/ลบ CSEc (Security) หรือ EEPROM
- หมายเลข ID ที่ไม่ซ้ํากัน 128 บิต
- รหัสแก้ไขข้อผิดพลาด (ECC) บนแฟลชและความทรงจํา SRAM
– หน่วยป้องกันหน่วยความจําระบบ (System MPU)
– โมดูล Cyclic Redundancy Check (CRC)
- สุนัขเฝ้าบ้านภายใน (WDOG)
– โมดูล Watchdog monitor (EWM) ภายนอก
•เวลาและการควบคุม
- โมดูล FlexTimers (FTM) 16 บิตอิสระสูงสุดแปดโมดูลนําเสนอช่องสัญญาณมาตรฐานสูงสุด 64 ช่อง (IC / OC / PWM)
– ตัวตั้งเวลาพลังงานต่ํา 16 บิต (LPTMR) หนึ่งตัวพร้อมการควบคุมการปลุกที่ยืดหยุ่น
– บล็อกหน่วงเวลาที่ตั้งโปรแกรมได้ (PDB) สองบล็อกพร้อมระบบทริกเกอร์ที่ยืดหยุ่น
– ตัวจับเวลาขัดจังหวะพลังงานต่ํา 32 บิต (LPIT) หนึ่งตัวพร้อม 4 ช่อง
– ตัวนับเวลาจริง 32 บิต (RTC)
•ห่อ
– QFN 32 พิน, LQFP 48 พิน, LQFP 64 พิน, LQFP 100 พิน, MAPBGA 100 พิน, LQFP 144 พิน, ตัวเลือกแพ็คเกจ LQFP 176 พิน
• DMA 16 แชนเนลพร้อมแหล่งคําขอสูงสุด 63 แหล่งโดยใช้ DMAMUX
") }))

เคล็ดลับในการรับใบเสนอราคาที่ถูกต้องจากซัพพลายเออร์ โปรดระบุข้อมูลต่อไปนี้ในคําถามของคุณ:
1. ข้อมูลส่วนบุคคลหรือข้อมูลทางธุรกิจ
2. ให้คําขอผลิตภัณฑ์ในรายละเอียดที่ดี
3.สอบถามสําหรับmoq, ราคาต่อหน่วย, ฯลฯ




โปรดตรวจสอบให้แน่ใจว่าข้อมูลติดต่อของคุณถูกต้อง ข้อความของคุณจะถูกส่งไปยังผู้รับโดยตรงและจะไม่แสดงต่อสาธารณะ เราจะไม่แจกจ่ายหรือขายข้อมูลส่วนบุคคลของคุณให้กับบุคคลที่สามโดยไม่ได้รับอนุญาตจากคุณอย่างชัดแจ้ง