FS32K144HFT0VLLT NXP
มีอยู่
FS32K144HFT0VLLT NXP
• ลักษณะการทํางาน – ช่วงแรงดันไฟฟ้า: 2.7 V ถึง 5.5 V – ช่วงอุณหภูมิโดยรอบ: -40 °C ถึง 105 °C สําหรับโหมด HSRUN, -40 °C ถึง 150 °C สําหรับโหมด RUN • Arm™ Cortex-M4F/M0+ core, CPU 32 บิต – รองรับความถี่สูงสุด 112 MHz (โหมด HSRUN) พร้อม 1.25 Dhrystone MIPS ต่อ MHz – Arm Core ตามสถาปัตยกรรม Armv7 และ Thumb-2® ISA – Integrated Digital Signal Processor (DSP) – Configurable Nested Vectored Interrupt Controller (NVIC) – จุดลอยตัวความแม่นยําเดี่ยว ยูนิต (FPU) • อินเทอร์เฟซนาฬิกา – ออสซิลเลเตอร์ภายนอกที่รวดเร็ว (SOSC) 4 - 40 MHz พร้อมนาฬิกาอินพุตสี่เหลี่ยมภายนอกสูงสุด 50 MHz DC ในโหมดนาฬิกาภายนอก – ออสซิลเลเตอร์ RC ภายในที่รวดเร็ว 48 MHz (FIRC) – ออสซิลเลเตอร์ RC ภายในช้า 8 MHz (SIRC) – ออสซิลเลเตอร์พลังงานต่ํา 128 kHz (LPO) – สูงสุด 112 MHz (HSRUN) System Phased Lock Loop (SPLL) – สูงสุด 20 MHz TCLK และ 25 MHz SWD_CLK – 32 kHz นาฬิกาภายนอกตัวนับแบบเรียลไทม์ (RTC_CLKIN) • กําลังไฟ การจัดการ – แกน Arm Cortex-M4F/M0+ ที่ใช้พลังงานต่ําพร้อมประสิทธิภาพการใช้พลังงานที่ยอดเยี่ยม – ตัวควบคุมการจัดการพลังงาน (PMC) พร้อมโหมดพลังงานหลายโหมด: HSRUN, RUN, STOP, VLPR และ VLPS หมายเหตุ การเขียน/ลบ CSEc (Security) หรือ EEPROM จะทริกเกอร์แฟล็กข้อผิดพลาดในโหมด HSRUN (112 MHz) เนื่องจากกรณีการใช้งานนี้ไม่ได้รับอนุญาตให้ดําเนินการพร้อมกัน อุปกรณ์จะต้องเปลี่ยนเป็นโหมด RUN (80 MHz) เพื่อดําเนินการเขียน/ลบ CSEc (Security) หรือ EEPROM – รองรับการปิดกั้นนาฬิกาและการทํางานที่ใช้พลังงานต่ําบนอุปกรณ์ต่อพ่วงเฉพาะ •อินเทอร์เฟซหน่วยความจําและหน่วยความจํา - หน่วยความจําแฟลชโปรแกรมสูงสุด 2 MB พร้อม ECC - 64 KB FlexNVM สําหรับหน่วยความจําแฟลชข้อมูลพร้อมการจําลอง ECC และ EEPROM หมายเหตุ: การเขียน/ลบ CSEc (Security) หรือ EEPROM จะทริกเกอร์แฟล็กข้อผิดพลาดในโหมด HSRUN (112 MHz) เนื่องจากกรณีการใช้งานนี้ไม่ได้รับอนุญาตให้ดําเนินการพร้อมกัน อุปกรณ์จะต้องเปลี่ยนเป็นโหมด RUN (80 MHz) เพื่อดําเนินการเขียน/ลบ CSEc (Security) หรือ EEPROM – SRAM สูงสุด 256 KB พร้อม ECC – FlexRAM สูงสุด 4 KB สําหรับใช้เป็นการจําลอง SRAM หรือ EEPROM – แคชโค้ดสูงสุด 4 KB เพื่อลดผลกระทบด้านประสิทธิภาพของเวลาแฝงในการเข้าถึงหน่วยความจํา – QuadSPI พร้อมรองรับ HyperBus™ • อะนาล็อกสัญญาณผสม – ตัวแปลงอนาล็อกเป็นดิจิตอล (ADC) 12 บิตสูงสุดสองตัวพร้อมอินพุตอะนาล็อกสูงสุด 32 ช่องสัญญาณต่อโมดูล – ตัวเปรียบเทียบแบบอะนาล็อก (CMP) หนึ่งตัวพร้อมตัวแปลงดิจิตอลเป็นอนาล็อก (DAC) 8 บิตภายใน • ฟังก์ชันการดีบัก – Serial Wire JTAG พอร์ตดีบัก (SWJ-DP) รวม – จุดสังเกตการดีบักและการติดตาม (DWT) – การติดตามเครื่องมือวัด Macrocell (ITM) – หน่วยอินเทอร์เฟซพอร์ตทดสอบ (TPIU) – หน่วยแพทช์แฟลชและเบรกพอยต์ (FPB) • ส่วนต่อประสานระหว่างมนุษย์กับเครื่องจักร (HMI) – พิน GPIO สูงสุด 156 พินพร้อมฟังก์ชันขัดจังหวะ – การขัดจังหวะที่ไม่สามารถปิดบังได้ (NMI)
• อินเทอร์เฟซการสื่อสาร – โมดูลตัวรับ/ส่งสัญญาณแบบอะซิงโครนัสสากลพลังงานต่ํา (LPUART/LIN) สูงสุดสามโมดูลพร้อมรองรับ DMA และความพร้อมใช้งานด้านพลังงานต่ํา – โมดูล Low Power Serial Peripheral Interface (LPSPI) สูงสุดสามโมดูลพร้อมรองรับ DMA และความพร้อมใช้งานด้านพลังงานต่ํา – โมดูล Low Power Inter-Integrated Circuit (LPI2C) สูงสุดสองตัวพร้อมรองรับ DMA และความพร้อมใช้งานด้านพลังงานต่ํา – โมดูล FlexCAN สูงสุดสามโมดูล (พร้อมรองรับ CAN-FD เสริม) – โมดูล FlexIO สําหรับการจําลองโปรโตคอลการสื่อสาร และอุปกรณ์ต่อพ่วง (UART, I2C, SPI, I2S, LIN, PWM เป็นต้น) – อีเธอร์เน็ต 10/100Mbps สูงสุดหนึ่งตัวพร้อมรองรับ IEEE1588 และโมดูล Synchronous Audio Interface (SAI) สองโมดูล • ความปลอดภัยและการรักษาความปลอดภัย – Cryptographic Services Engine (CSEc) ใช้ชุดฟังก์ชันการเข้ารหัสที่ครอบคลุมตามที่อธิบายไว้ในข้อกําหนดการทํางาน SHE (Secure Hardware Extension) หมายเหตุ: การเขียน/ลบ CSEc (Security) หรือ EEPROM จะทริกเกอร์แฟล็กข้อผิดพลาดในโหมด HSRUN (112 MHz) เนื่องจากกรณีการใช้งานนี้ไม่ได้รับอนุญาตให้ดําเนินการพร้อมกัน อุปกรณ์จะต้องเปลี่ยนเป็นโหมด RUN (80 MHz) เพื่อดําเนินการเขียน/ลบ CSEc (Security) หรือ EEPROM – หมายเลข Unique Identification (ID) 128 บิต – รหัสแก้ไขข้อผิดพลาด (ECC) บนหน่วยความจําแฟลชและหน่วยความจํา SRAM – หน่วยป้องกันหน่วยความจําระบบ (System MPU) – โมดูล Cyclic Redundancy Check (CRC) – สุนัขเฝ้าระวังภายใน (WDOG) – โมดูลจอภาพสุนัขเฝ้าระวังภายนอก (EWM) • การจับเวลาและการควบคุม – โมดูล FlexTimers (FTM) อิสระ 16 บิตสูงสุดแปดโมดูล ให้ช่องสัญญาณมาตรฐานสูงสุด 64 ช่อง (IC/OC/PWM) – ตัวจับเวลาพลังงานต่ํา (LPTMR) 16 บิตหนึ่งตัวพร้อมการควบคุมการปลุกที่ยืดหยุ่น – บล็อกหน่วงเวลาที่ตั้งโปรแกรมได้ (PDB) สองตัวพร้อมความยืดหยุ่น ระบบทริกเกอร์ – ตัวจับเวลาขัดจังหวะพลังงานต่ํา (LPIT) 32 บิตหนึ่งตัวพร้อม 4 ช่องสัญญาณ – ตัวนับแบบเรียลไทม์ (RTC) 32 บิต • แพ็คเกจ – QFN 32 พิน, LQFP 48 พิน, LQFP 64 พิน, LQFP 100 พิน, MAPBGA 100 พิน, LQFP 144 พิน, ตัวเลือกแพ็คเกจ LQFP 176 พิน • DMA 16 ช่องสัญญาณพร้อมแหล่งคําขอสูงสุด 63 แหล่งโดยใช้ DMAMUX
• ลักษณะการทํางาน – ช่วงแรงดันไฟฟ้า: 2.7 V ถึง 5.5 V – ช่วงอุณหภูมิโดยรอบ: -40 °C ถึง 105 °C สําหรับโหมด HSRUN, -40 °C ถึง 150 °C สําหรับโหมด RUN • Arm™ Cortex-M4F/M0+ core, CPU 32 บิต – รองรับความถี่สูงสุด 112 MHz (โหมด HSRUN) พร้อม 1.25 Dhrystone MIPS ต่อ MHz – Arm Core ตามสถาปัตยกรรม Armv7 และ Thumb-2® ISA – Integrated Digital Signal Processor (DSP) – Configurable Nested Vectored Interrupt Controller (NVIC) – จุดลอยตัวความแม่นยําเดี่ยว ยูนิต (FPU) • อินเทอร์เฟซนาฬิกา – ออสซิลเลเตอร์ภายนอกที่รวดเร็ว (SOSC) 4 - 40 MHz พร้อมนาฬิกาอินพุตสี่เหลี่ยมภายนอกสูงสุด 50 MHz DC ในโหมดนาฬิกาภายนอก – ออสซิลเลเตอร์ RC ภายในที่รวดเร็ว 48 MHz (FIRC) – ออสซิลเลเตอร์ RC ภายในช้า 8 MHz (SIRC) – ออสซิลเลเตอร์พลังงานต่ํา 128 kHz (LPO) – สูงสุด 112 MHz (HSRUN) System Phased Lock Loop (SPLL) – สูงสุด 20 MHz TCLK และ 25 MHz SWD_CLK – 32 kHz นาฬิกาภายนอกตัวนับแบบเรียลไทม์ (RTC_CLKIN) • กําลังไฟ การจัดการ – แกน Arm Cortex-M4F/M0+ ที่ใช้พลังงานต่ําพร้อมประสิทธิภาพการใช้พลังงานที่ยอดเยี่ยม – ตัวควบคุมการจัดการพลังงาน (PMC) พร้อมโหมดพลังงานหลายโหมด: HSRUN, RUN, STOP, VLPR และ VLPS หมายเหตุ การเขียน/ลบ CSEc (Security) หรือ EEPROM จะทริกเกอร์แฟล็กข้อผิดพลาดในโหมด HSRUN (112 MHz) เนื่องจากกรณีการใช้งานนี้ไม่ได้รับอนุญาตให้ดําเนินการพร้อมกัน อุปกรณ์จะต้องเปลี่ยนเป็นโหมด RUN (80 MHz) เพื่อดําเนินการเขียน/ลบ CSEc (Security) หรือ EEPROM – รองรับการปิดกั้นนาฬิกาและการทํางานที่ใช้พลังงานต่ําบนอุปกรณ์ต่อพ่วงเฉพาะ •อินเทอร์เฟซหน่วยความจําและหน่วยความจํา - หน่วยความจําแฟลชโปรแกรมสูงสุด 2 MB พร้อม ECC - 64 KB FlexNVM สําหรับหน่วยความจําแฟลชข้อมูลพร้อมการจําลอง ECC และ EEPROM หมายเหตุ: การเขียน/ลบ CSEc (Security) หรือ EEPROM จะทริกเกอร์แฟล็กข้อผิดพลาดในโหมด HSRUN (112 MHz) เนื่องจากกรณีการใช้งานนี้ไม่ได้รับอนุญาตให้ดําเนินการพร้อมกัน อุปกรณ์จะต้องเปลี่ยนเป็นโหมด RUN (80 MHz) เพื่อดําเนินการเขียน/ลบ CSEc (Security) หรือ EEPROM – SRAM สูงสุด 256 KB พร้อม ECC – FlexRAM สูงสุด 4 KB สําหรับใช้เป็นการจําลอง SRAM หรือ EEPROM – แคชโค้ดสูงสุด 4 KB เพื่อลดผลกระทบด้านประสิทธิภาพของเวลาแฝงในการเข้าถึงหน่วยความจํา – QuadSPI พร้อมรองรับ HyperBus™ • อะนาล็อกสัญญาณผสม – ตัวแปลงอนาล็อกเป็นดิจิตอล (ADC) 12 บิตสูงสุดสองตัวพร้อมอินพุตอะนาล็อกสูงสุด 32 ช่องสัญญาณต่อโมดูล – ตัวเปรียบเทียบแบบอะนาล็อก (CMP) หนึ่งตัวพร้อมตัวแปลงดิจิตอลเป็นอนาล็อก (DAC) 8 บิตภายใน • ฟังก์ชันการดีบัก – Serial Wire JTAG พอร์ตดีบัก (SWJ-DP) รวม – จุดสังเกตการดีบักและการติดตาม (DWT) – การติดตามเครื่องมือวัด Macrocell (ITM) – หน่วยอินเทอร์เฟซพอร์ตทดสอบ (TPIU) – หน่วยแพทช์แฟลชและเบรกพอยต์ (FPB) • ส่วนต่อประสานระหว่างมนุษย์กับเครื่องจักร (HMI) – พิน GPIO สูงสุด 156 พินพร้อมฟังก์ชันขัดจังหวะ – การขัดจังหวะที่ไม่สามารถปิดบังได้ (NMI)
• อินเทอร์เฟซการสื่อสาร – โมดูลตัวรับ/ส่งสัญญาณแบบอะซิงโครนัสสากลพลังงานต่ํา (LPUART/LIN) สูงสุดสามโมดูลพร้อมรองรับ DMA และความพร้อมใช้งานด้านพลังงานต่ํา – โมดูล Low Power Serial Peripheral Interface (LPSPI) สูงสุดสามโมดูลพร้อมรองรับ DMA และความพร้อมใช้งานด้านพลังงานต่ํา – โมดูล Low Power Inter-Integrated Circuit (LPI2C) สูงสุดสองตัวพร้อมรองรับ DMA และความพร้อมใช้งานด้านพลังงานต่ํา – โมดูล FlexCAN สูงสุดสามโมดูล (พร้อมรองรับ CAN-FD เสริม) – โมดูล FlexIO สําหรับการจําลองโปรโตคอลการสื่อสาร และอุปกรณ์ต่อพ่วง (UART, I2C, SPI, I2S, LIN, PWM เป็นต้น) – อีเธอร์เน็ต 10/100Mbps สูงสุดหนึ่งตัวพร้อมรองรับ IEEE1588 และโมดูล Synchronous Audio Interface (SAI) สองโมดูล • ความปลอดภัยและการรักษาความปลอดภัย – Cryptographic Services Engine (CSEc) ใช้ชุดฟังก์ชันการเข้ารหัสที่ครอบคลุมตามที่อธิบายไว้ในข้อกําหนดการทํางาน SHE (Secure Hardware Extension) หมายเหตุ: การเขียน/ลบ CSEc (Security) หรือ EEPROM จะทริกเกอร์แฟล็กข้อผิดพลาดในโหมด HSRUN (112 MHz) เนื่องจากกรณีการใช้งานนี้ไม่ได้รับอนุญาตให้ดําเนินการพร้อมกัน อุปกรณ์จะต้องเปลี่ยนเป็นโหมด RUN (80 MHz) เพื่อดําเนินการเขียน/ลบ CSEc (Security) หรือ EEPROM – หมายเลข Unique Identification (ID) 128 บิต – รหัสแก้ไขข้อผิดพลาด (ECC) บนหน่วยความจําแฟลชและหน่วยความจํา SRAM – หน่วยป้องกันหน่วยความจําระบบ (System MPU) – โมดูล Cyclic Redundancy Check (CRC) – สุนัขเฝ้าระวังภายใน (WDOG) – โมดูลจอภาพสุนัขเฝ้าระวังภายนอก (EWM) • การจับเวลาและการควบคุม – โมดูล FlexTimers (FTM) อิสระ 16 บิตสูงสุดแปดโมดูล ให้ช่องสัญญาณมาตรฐานสูงสุด 64 ช่อง (IC/OC/PWM) – ตัวจับเวลาพลังงานต่ํา (LPTMR) 16 บิตหนึ่งตัวพร้อมการควบคุมการปลุกที่ยืดหยุ่น – บล็อกหน่วงเวลาที่ตั้งโปรแกรมได้ (PDB) สองตัวพร้อมความยืดหยุ่น ระบบทริกเกอร์ – ตัวจับเวลาขัดจังหวะพลังงานต่ํา (LPIT) 32 บิตหนึ่งตัวพร้อม 4 ช่องสัญญาณ – ตัวนับแบบเรียลไทม์ (RTC) 32 บิต • แพ็คเกจ – QFN 32 พิน, LQFP 48 พิน, LQFP 64 พิน, LQFP 100 พิน, MAPBGA 100 พิน, LQFP 144 พิน, ตัวเลือกแพ็คเกจ LQFP 176 พิน • DMA 16 ช่องสัญญาณพร้อมแหล่งคําขอสูงสุด 63 แหล่งโดยใช้ DMAMUX
โปรดตรวจสอบให้แน่ใจว่าข้อมูลติดต่อของคุณถูกต้อง ของคุณ ข้อความจะ ส่งตรงไปยังผู้รับและจะไม่ แสดงต่อสาธารณะ เราจะไม่แจกจ่ายหรือขายของคุณ ส่วนตัว ข้อมูลให้กับบุคคลที่สามโดยไม่มี การอนุญาตโดยชัดแจ้งของคุณ