FS32K146HFT0VLQT NXP

FS32K146HFT0VLQT NXP
FS32K146HFT0VLQT NXP
FS32K146HFT0VLQT NXP
FS32K146HFT0VLQT NXP

FS32K146HFT0VLQT NXP

มีอยู่
FS32K146HFT0VLQT NXP

•ลักษณะการใช้งาน - ช่วงแรงดันไฟฟ้า: 2.7 V ถึง 5.5 V - ช่วงอุณหภูมิแวดล้อม: -40 ° C ถึง 105 ° C สําหรับโหมด HSRUN, -40 ° C ถึง 150 ° C สําหรับโหมด RUN • Arm Cortex-M4F / M0 + core, CPU 32 บิต - รองรับความถี่สูงสุด 112 MHz (โหมด HSRUN) พร้อม 1.25 Dhrystone MIPS ต่อ MHz - Arm™ Core ตามสถาปัตยกรรม Armv7 และ Thumb-2® ISA - โปรเซสเซอร์สัญญาณดิจิตอลในตัว (DSP) - ตัวควบคุมการขัดจังหวะแบบเวกเตอร์ซ้อนที่กําหนดค่าได้ (NVIC) - จุดลอยตัวความแม่นยําเดียว หน่วย (FPU) •อินเทอร์เฟซนาฬิกา - ออสซิลเลเตอร์ภายนอกที่รวดเร็ว 4 - 40 MHz (SOSC) พร้อมนาฬิกาอินพุตสี่เหลี่ยมภายนอก DC สูงสุด 50 MHz ในโหมดนาฬิกาภายนอก - 48 MHz Fast Internal RC oscillator (FIRC) - 8 MHz Slow Internal RC oscillator (SIRC) - 128 kHz Low Power Oscillator (LPO) - สูงสุด 112 MHz (HSRUN) System Phased Lock Loop (SPLL) - TCLK สูงสุด 20 MHz และ 25 MHz SWD_CLK - 32 kHz Real Time Counter นาฬิกาภายนอก (RTC_CLKIN) • กําลังไฟ การจัดการ - แกน Arm Cortex-M4F / M0 + ที่ใช้พลังงานต่ําพร้อมประสิทธิภาพการใช้พลังงานที่ยอดเยี่ยม - ตัวควบคุมการจัดการพลังงาน (PMC) พร้อมโหมดพลังงานหลายโหมด: HSRUN, RUN, STOP, VLPR และ VLPS หมายเหตุ: CSEc (Security) หรือ EEPROM เขียน / ลบจะทริกเกอร์ค่าสถานะข้อผิดพลาดในโหมด HSRUN (112 MHz) เนื่องจากกรณีการใช้งานนี้ไม่ได้รับอนุญาตให้ดําเนินการพร้อมกัน อุปกรณ์จะต้องเปลี่ยนเป็นโหมด RUN (80 MHz) เพื่อดําเนินการเขียน/ลบ CSEc (Security) หรือ EEPROM - รองรับนาฬิกาและการทํางานที่ใช้พลังงานต่ําบนอุปกรณ์ต่อพ่วงเฉพาะ •อินเตอร์เฟซหน่วยความจําและหน่วยความจํา - ถึง 2 MB หน่วยความจําแฟลชโปรแกรมกับ ECC - 64 KB FlexNVM สําหรับหน่วยความจําแฟลชข้อมูลที่มีการจําลอง ECC และ EEPROM หมายเหตุ: CSEc (Security) หรือ EEPROM เขียน/ลบจะทริกเกอร์ค่าสถานะข้อผิดพลาดในโหมด HSRUN (112 MHz) เนื่องจากกรณีการใช้งานนี้ไม่ได้รับอนุญาตให้ดําเนินการพร้อมกัน อุปกรณ์จะต้องเปลี่ยนเป็นโหมด RUN (80 MHz) เพื่อดําเนินการเขียน/ลบ CSEc (Security) หรือ EEPROM – สูงสุด 256 KB SRAM พร้อม ECC – FlexRAM สูงสุด 4 KB สําหรับใช้เป็นการจําลอง SRAM หรือ EEPROM – แคชรหัสสูงสุด 4 KB เพื่อลดผลกระทบด้านประสิทธิภาพของเวลาแฝงในการเข้าถึงหน่วยความจํา – QuadSPI พร้อมรองรับ HyperBus™ • อนาล็อกสัญญาณผสม – ตัวแปลงอนาล็อกเป็นดิจิตอล 12 บิต (ADC) สูงสุดสองตัวพร้อมอินพุตอนาล็อกสูงสุด 32 ช่องต่อโมดูล – ตัวเปรียบเทียบอนาล็อก (CMP) หนึ่งตัวพร้อมตัวแปลงอนาล็อกเป็นอนาล็อก 8 บิตภายใน (DAC) •ฟังก์ชั่นการดีบัก - Serial Wire JTAG รวมพอร์ตดีบัก (SWJ-DP) – Debug Watchpoint and Trace (DWT) – Instrumentation Trace Macrocell (ITM) – Test Port Interface Unit (TPIU) – Flash Patch และ Breakpoint (FPB) Unit • Human-machine interface (HMI) – สูงสุด 156 GPIO pins พร้อมฟังก์ชันขัดจังหวะ – Non-Maskable Interrupt (NMI)
•อินเทอร์เฟซการสื่อสาร - โมดูล / เครื่องส่งสัญญาณแบบอะซิงโครนัสสากล (LPUART / LIN) พลังงานต่ําสูงสุดสามโมดูลพร้อมการสนับสนุน DMA และความพร้อมใช้งานพลังงานต่ํา - โมดูล Low Power Serial Peripheral Interface (LPSPI) สูงสุดสามโมดูลที่รองรับ DMA และความพร้อมใช้งานพลังงานต่ํา - โมดูล Low Power Inter-Integrated Circuit (LPI2C) สูงสุดสองโมดูลที่รองรับ DMA และความพร้อมใช้งานพลังงานต่ํา - โมดูล FlexCAN สูงสุดสามโมดูล (พร้อมการสนับสนุน CAN-FD เสริม) - โมดูล FlexIO สําหรับการจําลองโปรโตคอลการสื่อสาร และอุปกรณ์ต่อพ่วง (UART, I2C, SPI, I2S, LIN, PWM เป็นต้น) – อีเทอร์เน็ต 10/100Mbps สูงสุดหนึ่งตัวพร้อมรองรับ IEEE1588 และโมดูล Synchronous Audio Interface (SAI) สองโมดูล • ความปลอดภัยและการรักษาความปลอดภัย – Cryptographic Services Engine (CSEc) ใช้ชุดฟังก์ชันการเข้ารหัสที่ครอบคลุมตามที่อธิบายไว้ในข้อกําหนดการทํางาน SHE (Secure Hardware Extension) หมายเหตุ: CSEc (Security) หรือ EEPROM เขียน/ลบจะทริกเกอร์ค่าสถานะข้อผิดพลาดในโหมด HSRUN (112 MHz) เนื่องจากกรณีการใช้งานนี้ไม่ได้รับอนุญาตให้ดําเนินการพร้อมกัน อุปกรณ์จะต้องเปลี่ยนเป็นโหมด RUN (80 MHz) เพื่อดําเนินการเขียน/ลบ CSEc (Security) หรือ EEPROM – หมายเลข ID ที่ไม่ซ้ํากัน 128 บิต – รหัสแก้ไขข้อผิดพลาด (ECC) บนแฟลชและหน่วยความจํา SRAM – หน่วยป้องกันหน่วยความจําระบบ (System MPU) – โมดูล Cyclic Redundancy Check (CRC) – Internal watchdog (WDOG) – โมดูลจอภาพ Watchdog ภายนอก (EWM) • การจับเวลาและการควบคุม – โมดูล FlexTimers (FTM) อิสระสูงสุดแปดโมดูล นําเสนอช่องสัญญาณมาตรฐานสูงสุด 64 ช่อง (IC/OC/PWM) – ตัวตั้งเวลาพลังงานต่ํา 16 บิต (LPTMR) หนึ่งตัวพร้อมการควบคุมการปลุกที่ยืดหยุ่น – บล็อกหน่วงเวลาที่ตั้งโปรแกรมได้ (PDB) สองช่องที่ยืดหยุ่นพร้อมความยืดหยุ่น ระบบทริกเกอร์ - ตัวจับเวลาขัดจังหวะพลังงานต่ํา 32 บิต (LPIT) หนึ่งตัวพร้อม 4 ช่อง - ตัวนับเวลาจริง 32 บิต (RTC) •แพ็คเกจ - QFN 32 พิน, LQFP 48 พิน, LQFP 64 พิน, LQFP 100 พิน, MAPBGA 100 พิน, LQFP 144 พิน, ตัวเลือกแพ็คเกจ LQFP 176 พิน • DMA 16 ช่องพร้อมแหล่งคําขอสูงสุด 63 แหล่งโดยใช้ DMAMUX
") }))

เคล็ดลับในการรับใบเสนอราคาที่ถูกต้องจากซัพพลายเออร์ โปรดระบุข้อมูลต่อไปนี้ในคําถามของคุณ:
1. ข้อมูลส่วนบุคคลหรือข้อมูลทางธุรกิจ
2. ให้คําขอผลิตภัณฑ์ในรายละเอียดที่ดี
3.สอบถามสําหรับmoq, ราคาต่อหน่วย, ฯลฯ




โปรดตรวจสอบให้แน่ใจว่าข้อมูลติดต่อของคุณถูกต้อง ข้อความของคุณจะถูกส่งไปยังผู้รับโดยตรงและจะไม่แสดงต่อสาธารณะ เราจะไม่แจกจ่ายหรือขายข้อมูลส่วนบุคคลของคุณให้กับบุคคลที่สามโดยไม่ได้รับอนุญาตจากคุณอย่างชัดแจ้ง