S912ZVLA12F0MLF NXP
มีอยู่
S912ZVLA12F0MLF NXP
• แกนซีพียู S12Z • แฟลชบนชิป 128, 96, 64, 32, 16 หรือ 8 KB พร้อม ECC
• EEPROM 2048, 1024, 128 ไบต์พร้อม ECC
• 8192, 4096, 1024 หรือ 512 ไบต์บนชิป SRAM พร้อม ECC
•ตัวคูณความถี่ลูปล็อคเฟส (IPLL) พร้อมตัวกรองภายใน
• ออสซิลเลเตอร์ RC ภายใน 1 MHz พร้อมความแม่นยํา +/- 1.3% ในช่วงอุณหภูมิที่กําหนด
• 4-20 MHz amplitude ควบคุมออสซิลเลเตอร์เจาะ
• โมดูล COP (สุนัขเฝ้าระวัง) ภายใน
• ตัวแปลงอนาล็อกเป็นดิจิตอล (ADC) ที่มีความละเอียด 10 บิตหรือ 12 บิต และสูงสุด 10 ช่องสัญญาณบนพินภายนอกและการอ้างอิงผลลัพธ์ Vbg (แบนด์แกป)
• โมดูล PGA พร้อมช่องสัญญาณเข้าสองช่อง
• ตัวแปลงดิจิตอลเป็นอนาล็อก (DAC) 8 บิต 5V หนึ่งตัว
• ตัวเปรียบเทียบแบบอะนาล็อก (ACMP) หนึ่งตัวพร้อมอินพุตแบบ rail-to-rail
• โมดูล MSCAN (1 Mbit/s, CAN 2.0 A, B รองรับซอฟต์แวร์)
•โมดูลอินเทอร์เฟซอุปกรณ์ต่อพ่วงแบบอนุกรม (SPI) หนึ่งโมดูล
•โมดูลอินเทอร์เฟซการสื่อสารแบบอนุกรม (SCI) หนึ่งโมดูลพร้อมอินเทอร์เฟซกับตัวรับส่งสัญญาณเลเยอร์ทางกายภาพ LIN ภายใน (พร้อม RX ที่เชื่อมต่อกับช่องสัญญาณจับเวลาเพื่อวัตถุประสงค์ในการสอบเทียบความถี่หากต้องการ)
• SCI เพิ่มเติมสูงสุดหนึ่งรายการ (ไม่ได้เชื่อมต่อกับเลเยอร์ทางกายภาพ LIN)
• ตัวรับส่งสัญญาณเลเยอร์ทางกายภาพ LIN บนชิปหนึ่งตัวที่สอดคล้องกับมาตรฐาน LIN 2.2 อย่างสมบูรณ์
• โมดูลจับเวลา 6 ช่องสัญญาณ (TIM0) พร้อมการจับภาพอินพุต / เปรียบเทียบเอาต์พุต
•โมดูลจับเวลา 2 ช่องสัญญาณ (TIM1) พร้อมการจับภาพอินพุต / เปรียบเทียบเอาต์พุต
• โมดูล Inter-IC (IIC)
• โมดูลมอดูเลตความกว้างพัลส์ 8 ช่อง (PWM)
• ตัวควบคุมแรงดันไฟฟ้าบนชิป (VREG) สําหรับการควบคุมแหล่งจ่ายไฟอินพุตและแรงดันไฟฟ้าภายในทั้งหมด
•การขัดจังหวะเป็นระยะอัตโนมัติ (API) รองรับการปลุกแบบวนรอบจากโหมดหยุด
• พินเพื่อรองรับความแรงของไดรฟ์ 25 mA ถึง VSSX
• พินเพื่อรองรับความแรงของไดรฟ์ 20 mA จาก VDDX (EVDD)
• อินพุตไฟฟ้าแรงสูง (HVI)
• อุปทาน tag ความรู้สึกแรงดันไฟฟ้าพร้อมคําเตือนแบตเตอรี่ต่ํา
•เซ็นเซอร์อุณหภูมิบนชิปสามารถวัดค่าอุณหภูมิด้วย ADC หรือสามารถสร้างคําเตือนอุณหภูมิสูง
• สามารถใช้พินได้สูงสุด 23 พินเป็นการขัดจังหวะการปลุกแป้นพิมพ์ (KWI)
• แกนซีพียู S12Z • แฟลชบนชิป 128, 96, 64, 32, 16 หรือ 8 KB พร้อม ECC
• EEPROM 2048, 1024, 128 ไบต์พร้อม ECC
• 8192, 4096, 1024 หรือ 512 ไบต์บนชิป SRAM พร้อม ECC
•ตัวคูณความถี่ลูปล็อคเฟส (IPLL) พร้อมตัวกรองภายใน
• ออสซิลเลเตอร์ RC ภายใน 1 MHz พร้อมความแม่นยํา +/- 1.3% ในช่วงอุณหภูมิที่กําหนด
• 4-20 MHz amplitude ควบคุมออสซิลเลเตอร์เจาะ
• โมดูล COP (สุนัขเฝ้าระวัง) ภายใน
• ตัวแปลงอนาล็อกเป็นดิจิตอล (ADC) ที่มีความละเอียด 10 บิตหรือ 12 บิต และสูงสุด 10 ช่องสัญญาณบนพินภายนอกและการอ้างอิงผลลัพธ์ Vbg (แบนด์แกป)
• โมดูล PGA พร้อมช่องสัญญาณเข้าสองช่อง
• ตัวแปลงดิจิตอลเป็นอนาล็อก (DAC) 8 บิต 5V หนึ่งตัว
• ตัวเปรียบเทียบแบบอะนาล็อก (ACMP) หนึ่งตัวพร้อมอินพุตแบบ rail-to-rail
• โมดูล MSCAN (1 Mbit/s, CAN 2.0 A, B รองรับซอฟต์แวร์)
•โมดูลอินเทอร์เฟซอุปกรณ์ต่อพ่วงแบบอนุกรม (SPI) หนึ่งโมดูล
•โมดูลอินเทอร์เฟซการสื่อสารแบบอนุกรม (SCI) หนึ่งโมดูลพร้อมอินเทอร์เฟซกับตัวรับส่งสัญญาณเลเยอร์ทางกายภาพ LIN ภายใน (พร้อม RX ที่เชื่อมต่อกับช่องสัญญาณจับเวลาเพื่อวัตถุประสงค์ในการสอบเทียบความถี่หากต้องการ)
• SCI เพิ่มเติมสูงสุดหนึ่งรายการ (ไม่ได้เชื่อมต่อกับเลเยอร์ทางกายภาพ LIN)
• ตัวรับส่งสัญญาณเลเยอร์ทางกายภาพ LIN บนชิปหนึ่งตัวที่สอดคล้องกับมาตรฐาน LIN 2.2 อย่างสมบูรณ์
• โมดูลจับเวลา 6 ช่องสัญญาณ (TIM0) พร้อมการจับภาพอินพุต / เปรียบเทียบเอาต์พุต
•โมดูลจับเวลา 2 ช่องสัญญาณ (TIM1) พร้อมการจับภาพอินพุต / เปรียบเทียบเอาต์พุต
• โมดูล Inter-IC (IIC)
• โมดูลมอดูเลตความกว้างพัลส์ 8 ช่อง (PWM)
• ตัวควบคุมแรงดันไฟฟ้าบนชิป (VREG) สําหรับการควบคุมแหล่งจ่ายไฟอินพุตและแรงดันไฟฟ้าภายในทั้งหมด
•การขัดจังหวะเป็นระยะอัตโนมัติ (API) รองรับการปลุกแบบวนรอบจากโหมดหยุด
• พินเพื่อรองรับความแรงของไดรฟ์ 25 mA ถึง VSSX
• พินเพื่อรองรับความแรงของไดรฟ์ 20 mA จาก VDDX (EVDD)
• อินพุตไฟฟ้าแรงสูง (HVI)
• อุปทาน tag ความรู้สึกแรงดันไฟฟ้าพร้อมคําเตือนแบตเตอรี่ต่ํา
•เซ็นเซอร์อุณหภูมิบนชิปสามารถวัดค่าอุณหภูมิด้วย ADC หรือสามารถสร้างคําเตือนอุณหภูมิสูง
• สามารถใช้พินได้สูงสุด 23 พินเป็นการขัดจังหวะการปลุกแป้นพิมพ์ (KWI)
โปรดตรวจสอบให้แน่ใจว่าข้อมูลติดต่อของคุณถูกต้อง ของคุณ ข้อความจะ ส่งตรงไปยังผู้รับและจะไม่ แสดงต่อสาธารณะ เราจะไม่แจกจ่ายหรือขายของคุณ ส่วนตัว ข้อมูลให้กับบุคคลที่สามโดยไม่มี การอนุญาตโดยชัดแจ้งของคุณ