S9S12DG12F1MFUE เอ็นเอ็กซ์พี
มีอยู่
S9S12DG12F1MFUE เอ็นเอ็กซ์พี
• HCS12 Core – ซีพียู HCS16 12 บิต i. เข้ากันได้กับชุดคําสั่ง M68HC11 ii การขัดจังหวะการซ้อนและโมเดลโปรแกรมเมอร์เหมือนกับ M68HC11 iii.20 บิต ALU iv คิวคําสั่ง v. การกําหนดที่อยู่แบบจัดทําดัชนีที่ได้รับการปรับปรุง – MEBI (Multiplexed External Bus Interface) – MMC (การควบคุมการแมปโมดูล) – INT (การควบคุมการขัดจังหวะ) – BKP (เบรกพอยต์) – BDM (โมดูลดีบักพื้นหลัง) • CRG (Clock and Reset Generator) – ทางเลือกของออสซิลเลเตอร์ Colpitts กระแสต่ําหรือ Pierce Oscillator มาตรฐาน – PLL – สุนัขเฝ้าระวัง COP – การขัดจังหวะแบบเรียลไทม์ – จอภาพนาฬิกา • พอร์ต 8 บิตและ 4 บิตพร้อมฟังก์ชันขัดจังหวะ คู่มือผู้ใช้อุปกรณ์ — 9S12DT128DGV2/D V02.16 26 Freescale Semiconductor – การกรองแบบดิจิตอล – ทริกเกอร์ขอบขึ้นหรือลงที่ตั้งโปรแกรมได้ • หน่วยความจํา – 128K แฟลช EEPROM – EEPROM 2K ไบต์ – RAM 8K ไบต์ • ตัวแปลงอนาล็อกเป็นดิจิตอล 8 ช่องสัญญาณสองตัว – ความละเอียด 10 บิต – ความสามารถในการทริกเกอร์การแปลงภายนอก • โมดูลที่เข้ากันได้กับซอฟต์แวร์ 1M บิตต่อวินาที CAN 2.0 A, B สามโมดูลที่เข้ากันได้กับซอฟต์แวร์ – บัฟเฟอร์รับห้าตัวและส่งสามตัว – ตัวกรองตัวระบุที่ยืดหยุ่นตั้งโปรแกรมได้เป็น 2 x 32 บิต, 4 x 16 บิตหรือ 8 x 8 บิต – ช่องสัญญาณขัดจังหวะแยกกันสี่ช่องสําหรับ Rx Tx, ข้อผิดพลาดและการปลุก – ฟังก์ชันปลุกตัวกรองความถี่ต่ํา – Loop-back สําหรับการทดสอบตัวเอง • ตัวจับเวลาจับภาพที่ได้รับการปรับปรุง – ตัวนับหลัก 16 บิตพร้อมพรีสเกลเลอร์ 7 บิต – การจับภาพอินพุตที่ตั้งโปรแกรมได้ 8 ช่องหรือช่องสัญญาณเปรียบเทียบ – ตัวสะสมพัลส์ 8 บิตสี่ตัวหรือ 16 บิตสองตัว • 8 ช่องสัญญาณ PWM – ระยะเวลาที่ตั้งโปรแกรมได้และรอบการทํางาน – 8 บิต 8 ช่องสัญญาณหรือ 16 บิต 4 ช่อง – การควบคุมแยกต่างหากสําหรับความกว้างพัลส์และรอบการทํางานแต่ละตัว – เอาต์พุตที่จัดกึ่งกลางหรือจัดตําแหน่งซ้าย – ตรรกะการเลือกนาฬิกาที่ตั้งโปรแกรมได้ ด้วยความถี่ที่หลากหลาย – อินพุตการปิดเครื่องฉุกเฉินที่รวดเร็ว – ใช้เป็นอินพุตขัดจังหวะ • อินเทอร์เฟซอนุกรม – อินเทอร์เฟซการสื่อสารแบบอนุกรมแบบอะซิงโครนัสสองตัว (SCI) – อินเทอร์เฟซอุปกรณ์ต่อพ่วงแบบซิงโครนัสสองตัว (SPI) – Byteflight • คู่มือผู้ใช้อุปกรณ์ Byte Data Link Controller (BDLC) — 9S12DT128DGV2/D V02.16 Freescale Semiconductor 27 • อินเทอร์เฟซเครือข่ายการสื่อสารข้อมูล SAE J1850 Class B – เข้ากันได้และเข้ากันได้กับ ISO สําหรับความเร็วต่ํา (<125 Kbps) Serial Data Communications in Automotive Applications • Inter-IC Bus (IIC) – Compatible with I2C Bus standard – Multi-master operation – Software programmable for one of 256 different serial clock frequencies • 112-Pin LQFP and 80-Pin QFP package options – I/O lines with 5V input and drive capability – 5V A/D converter inputs – Operation at 50MHz equivalent to 25MHz Bus Speed – Development support – Single-wire background debug™ mode – On-chip hardware breakpoints
• HCS12 Core – ซีพียู HCS16 12 บิต i. เข้ากันได้กับชุดคําสั่ง M68HC11 ii การขัดจังหวะการซ้อนและโมเดลโปรแกรมเมอร์เหมือนกับ M68HC11 iii.20 บิต ALU iv คิวคําสั่ง v. การกําหนดที่อยู่แบบจัดทําดัชนีที่ได้รับการปรับปรุง – MEBI (Multiplexed External Bus Interface) – MMC (การควบคุมการแมปโมดูล) – INT (การควบคุมการขัดจังหวะ) – BKP (เบรกพอยต์) – BDM (โมดูลดีบักพื้นหลัง) • CRG (Clock and Reset Generator) – ทางเลือกของออสซิลเลเตอร์ Colpitts กระแสต่ําหรือ Pierce Oscillator มาตรฐาน – PLL – สุนัขเฝ้าระวัง COP – การขัดจังหวะแบบเรียลไทม์ – จอภาพนาฬิกา • พอร์ต 8 บิตและ 4 บิตพร้อมฟังก์ชันขัดจังหวะ คู่มือผู้ใช้อุปกรณ์ — 9S12DT128DGV2/D V02.16 26 Freescale Semiconductor – การกรองแบบดิจิตอล – ทริกเกอร์ขอบขึ้นหรือลงที่ตั้งโปรแกรมได้ • หน่วยความจํา – 128K แฟลช EEPROM – EEPROM 2K ไบต์ – RAM 8K ไบต์ • ตัวแปลงอนาล็อกเป็นดิจิตอล 8 ช่องสัญญาณสองตัว – ความละเอียด 10 บิต – ความสามารถในการทริกเกอร์การแปลงภายนอก • โมดูลที่เข้ากันได้กับซอฟต์แวร์ 1M บิตต่อวินาที CAN 2.0 A, B สามโมดูลที่เข้ากันได้กับซอฟต์แวร์ – บัฟเฟอร์รับห้าตัวและส่งสามตัว – ตัวกรองตัวระบุที่ยืดหยุ่นตั้งโปรแกรมได้เป็น 2 x 32 บิต, 4 x 16 บิตหรือ 8 x 8 บิต – ช่องสัญญาณขัดจังหวะแยกกันสี่ช่องสําหรับ Rx Tx, ข้อผิดพลาดและการปลุก – ฟังก์ชันปลุกตัวกรองความถี่ต่ํา – Loop-back สําหรับการทดสอบตัวเอง • ตัวจับเวลาจับภาพที่ได้รับการปรับปรุง – ตัวนับหลัก 16 บิตพร้อมพรีสเกลเลอร์ 7 บิต – การจับภาพอินพุตที่ตั้งโปรแกรมได้ 8 ช่องหรือช่องสัญญาณเปรียบเทียบ – ตัวสะสมพัลส์ 8 บิตสี่ตัวหรือ 16 บิตสองตัว • 8 ช่องสัญญาณ PWM – ระยะเวลาที่ตั้งโปรแกรมได้และรอบการทํางาน – 8 บิต 8 ช่องสัญญาณหรือ 16 บิต 4 ช่อง – การควบคุมแยกต่างหากสําหรับความกว้างพัลส์และรอบการทํางานแต่ละตัว – เอาต์พุตที่จัดกึ่งกลางหรือจัดตําแหน่งซ้าย – ตรรกะการเลือกนาฬิกาที่ตั้งโปรแกรมได้ ด้วยความถี่ที่หลากหลาย – อินพุตการปิดเครื่องฉุกเฉินที่รวดเร็ว – ใช้เป็นอินพุตขัดจังหวะ • อินเทอร์เฟซอนุกรม – อินเทอร์เฟซการสื่อสารแบบอนุกรมแบบอะซิงโครนัสสองตัว (SCI) – อินเทอร์เฟซอุปกรณ์ต่อพ่วงแบบซิงโครนัสสองตัว (SPI) – Byteflight • คู่มือผู้ใช้อุปกรณ์ Byte Data Link Controller (BDLC) — 9S12DT128DGV2/D V02.16 Freescale Semiconductor 27 • อินเทอร์เฟซเครือข่ายการสื่อสารข้อมูล SAE J1850 Class B – เข้ากันได้และเข้ากันได้กับ ISO สําหรับความเร็วต่ํา (<125 Kbps) Serial Data Communications in Automotive Applications • Inter-IC Bus (IIC) – Compatible with I2C Bus standard – Multi-master operation – Software programmable for one of 256 different serial clock frequencies • 112-Pin LQFP and 80-Pin QFP package options – I/O lines with 5V input and drive capability – 5V A/D converter inputs – Operation at 50MHz equivalent to 25MHz Bus Speed – Development support – Single-wire background debug™ mode – On-chip hardware breakpoints
โปรดตรวจสอบให้แน่ใจว่าข้อมูลติดต่อของคุณถูกต้อง ของคุณ ข้อความจะ ส่งตรงไปยังผู้รับและจะไม่ แสดงต่อสาธารณะ เราจะไม่แจกจ่ายหรือขายของคุณ ส่วนตัว ข้อมูลให้กับบุคคลที่สามโดยไม่มี การอนุญาตโดยชัดแจ้งของคุณ